Výrazné riziko, zkratka pro rvzdělaný iinstrukce set computer, typ mikroprocesoru, který rozpoznává relativně omezený počet pokynů. Až do poloviny 1980. let byla mezi výrobci počítačů tendence stavět stále složitější CPU, které měly stále větší sady instrukcí. V té době se však řada výrobců počítačů rozhodla tento trend zvrátit vybudováním procesorů schopných vykonávat pouze velmi omezenou sadu instrukcí. Jednou z výhod počítačů se sníženou sadou instrukcí je, že mohou své instrukce provádět velmi rychle, protože instrukce jsou tak jednoduché. Další, možná důležitější výhodou je, že čipy RISC vyžadují méně tranzistorů, což zlevňuje jejich design a výrobu. Od vzniku počítačů RISC se konvenční počítače označují jako CISC (complex iinstrukce set cpočítače).
Mezi odborníky stále existuje značná diskuse o konečné hodnotě architektur RISC. Její navrhovatelé tvrdí, že stroje RISC jsou levnější i rychlejší, a jsou tedy stroji budoucnosti. Skeptici poznamenávají, že díky zjednodušení hardwaru architektury RISC více zatěžují software. Tvrdí, že to nestojí za problém, protože běžné mikroprocesory jsou každopádně stále rychlejší a levnější.
Do jisté míry se argument stává diskutabilním, protože implementace CISC a RISC jsou si stále více podobné. Mnoho dnešních čipů RISC podporuje tolik instrukcí jako včerejší čipy CISC. Dnešní čipy CISC využívají mnoho technik dříve spojených s čipy RISC.